Lògica nMOS: diferència entre les revisions
Contingut suprimit Contingut afegit
m Robot treu puntuació penjada després de referències |
m Robot corregeix l'ORDENA, en treu blancs i caràcters especials i posa majúscula on toca. |
||
Línia 14: | Línia 14: | ||
{{Esborrany d'informàtica}} |
{{Esborrany d'informàtica}} |
||
{{ORDENA:Logica |
{{ORDENA:Logica Nmos}} |
||
[[Categoria:Circuits integrats]] |
[[Categoria:Circuits integrats]] |
||
[[Categoria:Lògica]] |
[[Categoria:Lògica]] |
Revisió del 17:01, 6 set 2009
La lògica nMOS (nFET Metall Oxide Silicon) usa transistores d'efecte de camp (FET) de metal-óxido-semiconductor (MOS) tipus N per a implementar portes lògiques i altres circuits digitals.[1] Transistores nMOS posseeixen tres modes d'operació: cort, tríode i saturació (també denominat actiu).
Els MOSFETs de tipus N són disposats en una xarxa "pull-down" (PDN) entre la sortida de la porta lògica i la voltatge d'alimentació negativa, mentre una resistència és col·locada entre la sortida de la porta lògica i la voltatge d'alimentació positiva. El circuit és dissenyat de tal forma que la hi sortida desitjada sigui baixa, llavors el PDN serà actiu, creant un corrent entre l'alimentació negativa i la sortida.
Referències
- ↑ .